Logo des Repositoriums
 

Architektur moderner RISC-Mikroprozessoren

dc.contributor.authorEberle, Hans
dc.date.accessioned2018-01-05T20:08:05Z
dc.date.available2018-01-05T20:08:05Z
dc.date.issued1997
dc.identifier.pissn1432-122X
dc.identifier.urihttps://dl.gi.de/handle/20.500.12116/10499
dc.publisherSpringer-Verlag
dc.relation.ispartofInformatik-Spektrum: Vol. 20, No. 5
dc.relation.ispartofseriesInformatik-Spektrum
dc.subjectCache Memories
dc.subjectCachespeicher
dc.subject  RISC
dc.subjectMicroprocessors
dc.subjectMikroprozessoren
dc.subjectPipelineverarbeitung
dc.subjectPipelining
dc.subject  RISC
dc.titleArchitektur moderner RISC-Mikroprozessoren
dc.typeText/Journal Article
gi.citation.endPage267
gi.citation.publisherPlaceBerlin Heidelberg
gi.citation.startPage259

Dateien