Logo des Repositoriums
 
Konferenzbeitrag

Rekonfigurierbare Beschleuniger in der Welt von allgemeinen Rechenaufgaben

Lade...
Vorschaubild

Volltext URI

Dokumententyp

Text/Conference Paper

Zusatzinformation

Datum

2017

Autor:innen

Zeitschriftentitel

ISSN der Zeitschrift

Bandtitel

Verlag

Gesellschaft für Informatik e.V.

Zusammenfassung

Rekonfigurierbare Beschleuniger, sogenannte FPGAs, sind schon lange als eine vielversprechende Architektur bekannt, die durch Anpassung an vielfältige Aufgaben hohe Rechenleistung und Effizienz erreichen kann. Dennoch werden sie bisher kaum für allgemeine Rechenaufgaben, sondern vorwiegend für Spezialaufgaben eingesetzt. In der vorgestellten Dissertation analysieren wir diese Diskrepanz und arbeiten Möglichkeiten und Herausforderungen, insbesondere bei der produktiven Anwendungsentwicklung für FPGAs, heraus. Die eigenen Beiträge dieser Arbeit konzentrieren sich vorwiegend auf den Bereich von FPGA-Overlay-Architekturen und kombinieren analytische Untersuchungen mit konkreten Lösungsansätzen und Implementierungen. So wird einerseits erstmalig der Performance-Unterschied zwischen Overlay-Lösungen und vollständig problemspezifischen FPGA-Schaltungen umfassend quantifiziert. Andererseits stellen wir automatisierte Übersetzungswerkzeuge für ein solches Overlay, verbesserte Laufzeitsysteme für Beschleuniger und eine höchst genaue Stereokorrespondenzberechnung mit FPGA-Beschleunigung vor. Vielbeachtete aktuelle Trends beim kommerziellen Einsatz rekonfigurierbarer Beschleuniger unterstreichen die hohe Relevanz unserer Arbeiten.

Beschreibung

Kenter, Tobias (2017): Rekonfigurierbare Beschleuniger in der Welt von allgemeinen Rechenaufgaben. Ausgezeichnete Informatikdissertationen 2016. Bonn: Gesellschaft für Informatik e.V.. ISBN: 978-3-88579-976-4. pp. 129-138. Schoss Dagstuhl, Deutschland. 21.-24. Mai 2017

Schlagwörter

Zitierform

DOI

Tags