MANJAC — Ein Many-Core-Emulator auf Multi-FPGA-Basis
dc.contributor.author | Bradatsch, Christian | |
dc.contributor.author | Schlingmann, Sebastian | |
dc.contributor.author | Uhrig, Sascha | |
dc.contributor.author | Ungerer, Theo | |
dc.date.accessioned | 2017-12-06T09:06:20Z | |
dc.date.available | 2017-12-06T09:06:20Z | |
dc.date.issued | 2011 | |
dc.description.abstract | Bei der Entwicklung zukünftiger Prozessoren wird es mit wachsender Kernzahl immer schwieriger diese adäquat zu simulieren. Many-Core-Simulatoren haben den Nachteil, dass eine taktgenaue Simulation von mehreren hundert Kernen in akzeptabler Zeit nicht möglich ist. In diesem Beitrag wird ein Many-Java-Core-System (MANJAC) vorgestellt, das es ermöglicht, parallele Java-Programme auf realer Hardware auszuführen und dabei Eigenschaften von Many-Core-Prozessoren zu evaluieren. Im Vergleich zu Many-Core-Simulatoren bietet das MANJAC System mit einem Ausbau von 384 jeweils vierfach mehrfädigen Kernen eine gute Evaluierungsleistung. Die Programmierung des Systems wird durch Verwendung der Programmiersprache Java vereinfacht, wobei jeder Kern Java Bytecode direkt ausführen kann. | de |
dc.identifier.doi | 10.1007/BF03341984 | |
dc.identifier.pissn | 0177-0454 | |
dc.identifier.uri | https://dl.gi.de/handle/20.500.12116/8593 | |
dc.language.iso | de | |
dc.publisher | Gesellschaft für Informatik e.V. | |
dc.relation.ispartof | PARS: Parallel-Algorithmen, -Rechnerstrukturen und -Systemsoftware: Vol. 28, No. 1 | |
dc.relation.ispartofseries | PARS: Parallel-Algorithmen, -Rechnerstrukturen und -Systemsoftware | |
dc.title | MANJAC — Ein Many-Core-Emulator auf Multi-FPGA-Basis | de |
dc.type | Text/Journal Article | |
gi.citation.endPage | 57 | |
gi.citation.startPage | 48 |
Dateien
Originalbündel
1 - 1 von 1
Lade...
- Name:
- 40731_2014_Article_BF03341984.pdf
- Größe:
- 562.04 KB
- Format:
- Adobe Portable Document Format